`
xieyaxiong
  • 浏览: 38924 次
  • 性别: Icon_minigender_1
  • 来自: 武汉
社区版块
存档分类
最新评论

存储器

 
阅读更多

存储器

 

超大规模集成电路的制作技术,使CPU的速度变得惊人的高,而存储器的取数和存数的速度与它很难适配,这使计算机系统的运行速度在很大程度上受存储器速度的制约。此外,由于I/O设备不断增多,如果它们与存储器交换信息都通过CPU来实现,这将大大降低CPU的工作效率。为此,出现了I/O与存储器的直接存取方式(DMA),这也使存储器的地位更为突出。尤其在多处理机的系统中,各处理机本身都需与其主存交换信息,而且各处理机在互相通信中,也都需共享存放在存储器中的数据。因此,存储器的地位就更为显要。可见,从某种意义而言,存储器的性能已为计算机系统的核心。

 

 

存储器的种类繁多,从不同的角度对存储器可作不同的分类。

1。按存储介质分类

存储介质是指能寄存“0”,“1”两种代码并能区别两种状态的物质或元器件。存储人质主要有半导体器件、磁性材料和光盘等。

(1)半导体存储器

现代半导体存储器都用超大规模集成电路工艺制成芯片,其优点是体积小、功耗低、存取时间短。其缺点是当电源消失时,所存信息也随即丢失,它是一种易失性存储器。

(2)磁表面存储器

(3)磁芯存储器

(4)光盘存储器

 

2:按存取方式分类

按存取方式可把存储器分为随机存储器、只读存储器、顺序存取器和直接存取存储器。

 

3:按在计算机中的作用分类

按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、缓冲存储器。

 

 

 

主存储器(简称主存)的主要特点是它可以和CPU直接交换信息。辅助存储器(简称辅存)是主存储器的后援存储器,用来存放当前暂时不用的程序和数据,它不能与CPU直接交换信息。两者相比,主存速度快、容量小、每位价格高;辅存速度慢、容量大、每位价格低。缓冲存储器(简称缓存)用在两个速度不同的部件之中,例如,CPU与主存之间可设置一个快速缓存,起到缓冲作用。

 

 

 

虚拟存储系统:

在主存-辅存这一层次的不断发展,逐渐形成了虚拟存储系统。在这个系统中,程序员编程的地址范围与虚拟存储器的地址空间相对应。例如,机器指令地址码为24位,则虚拟存储器存储单元的个数可达16M。这个数与主存的实际存储单元的个数相比要大得多,称这类指令地址码为虚地址(虚存地址、虚拟地址)或逻辑地址,而把主存的实际地址称为物理地址或实地址。物理地址是程序在执行过程中能够真正访问的地址,也是实实在在的主存地址。对具有虚拟存储器的计算机系统而言,程序员编程时,可用的址空间远无大于主存空间,使程序以为自己占有一个容量极大的主存,其实这个主存并不存在,这就是将其称为虚拟存储器的原因。对虚拟存储器而言,其逻辑地址变换为物理地址的工作是由计算机系统的硬件和操作系统自动完成的,对程序员是透明的。当虚地址的内容在主存时,机器便可立即使用;若虚地址的内容不在主存,则必须先将此虚地址的内容传递到主存的合适单元后再为机器所用。

 

 

 

主存储器

1:主存中存储单元地址的分配

主存各存储单元的空间位置由单元地址号来表示的,而地址总线是用来指出存储单元地址号的,根据该地址可读出或写入一个存储字。不同的机器存储字长也不同,为了满足字符处理的需要,常用8位二进制数表示一个字节,因此存储字长都取8的倍数。通常计算机系统既可按字寻址,也可按字节建起。例如IBM 370机的字长为32位,它可按字节寻址,即它的每一个存储字包含4个可独立寻址的字节。字地址是用该字高位字节的地址来表示。

2:主存的技术指标。

主存的主要技术指标是存储容量和存储速度。

(1)存储容量

存储容量是指主存能存放二进制代码的总位数,即

存储容量=存储单元个数*存储字长

它的可用字节总数来表示,即

存储容量=存储单元个数*存储字长/8

目前的计算机存储容量大多以字节数来表示,例如,某机主存的存储容量为256MB,则按字节寻址的地址线位数应对应28位。

(2)存储速度。

存储速度是由存取时间和存取周期来表示的。

存取时间又称为存储器的访问时间(Memory Access Time),是指启动一次存储器操作(读或写)到完成该操作所需的全部时间。

存储周期是指存储器进行连续两次独立的存储器操作(如连续两次读操作)所需的最小间隔时间,通常存取周期大于存取时间。

(3)存储器带宽

与存取周期密切相关的指标为存储器带宽,它表示单位时间内存储器存取的信息量,单位可用字/秒或字节/稍或位/秒表示。

 

 

半导体存储芯片简介

半导体存储芯片的基本结构

半导体存储芯片采用超大规模集成电路制造工艺,在一个芯片内集成具有记忆功能的存储矩阵、译码驱动电路和读/写电路等。

译码驱动能把地址总线送来的地址信号翻译成对应存储单元的选择信号,该信号在读/写路的配合下完成对被中单元的读/写操作。

读/写电路包括读出放大器和写入电路,用来完成读/写操作。

存储芯片能过地址总线、数据总线和控制总线与外部连接。

数据线...

地址线...

控制线主要有读/写控制线与片选线两种。不同存储芯片的读/写控制线和片选线可以不同。有的芯片的读/写控制线共用1根(如2114),有的分用两根(如6264);有的芯片的片选线用1根,有的用2根。读/写控制线决定芯片进行读/写操作,片选 线用来选择存储芯片。由于半导体存储器是由许多芯片组成的,为此需用片选信号来确定哪个芯片被选中。例如,一个64K*8位的存储器可由32片16K*1位的存储芯片组成。每次读出一个存储字时,只需选 中8片。

 

 

随机存取存储器

随机存取存储器按其存储信息的原理不同,可分为静态RAM和动态RAM两大类。

1:静态RAM(Static RAM,SRAM)

静态RAM是用触 发器工作原理存储信息,因此即使信息读出后,它仍保持其原状态,不需要再生。但电源掉电时,原存信息丢失,故它属易失性半导体存储器。

2:动态RAM(Dynamic RAM,DRAM)

动态RAM是靠电容存储电荷的原理来寄存信息的。若电容上存有足够多的电荷表示存“1”,电容上无电荷表示存“0”。电容上的电荷一般只能维持1~2ms,因此即使电源不掉电,信息也会自动消失。为此,必须在2ms内对其所有存储单元恢复一次原状态,这个过程称为再生或刷新。由于它与静态RAM相比,具有集成度更高、功耗更低等特点,目前被各类计算机广泛应用。

 

 

只读存储器

 

 

存储器与CPU的连接

1:存储容量的扩展

由于单片存储芯片的容量总是有限的,很难满足实际的需要,因此,必须将苦干存储芯片连在一起才能组成足够容量的存储器,称为存储容量的扩展,通常有位扩展和字扩展。

2:存储器与CPU的连接

存储芯片与CPU芯片相边时,特别要注意片与片之间的地址线、数据线和控制线的连接。

(1)地址线的连接

存储芯片的容量不同,其地址线数也不同,CPU的地址线数往往比存储芯片的地址线数多。通常总是将CPU地址线的低位与存储芯片的地址线相连。CPU地址线的高位或在存储芯片扩充时用,或做其他用途,如片选 信号等。

(2)数据线的连接

CPU的数据线数与存储芯片的数据线数也不一定相等。此时,必须对存储芯片扩位,使其数据位数与CPU的数据线数相等。

(3)读/写命令线的连接

CPu读/写命令线一般可直接与存储芯片的读/写控制端相连,通常高电平为读,低电平为写。有些CPu的读/写命令线是分开的,此时CPU的读命令线应与存储芯片的允许读控制端相连,而CPU的写命令线则应与存储芯片的允许写控制端相连。

(4)片选线的连接

片选线的连接是CPU与存储芯片正确工作的关键。存储器由许多存储芯片组成,哪一片被选中完全取决于该存储芯片的片选控制端是否能接收到来自CPU片选 有效信号 。

 

 

 

高速缓冲存储器

 

cache工作原理

主存由2的n次方可编址的字组成,每个字有惟一的n位地址。为了与cache映射,将主存与缓存都分成若干块,每块内又包含若干个字,并使它们的块大小相同(即块内的字数相同)。这就将主存地址分为两段:高m位表示主存的块地址,低b位表示块内地址。同样缓存的地址也分为两段:高c位表示缓存的块号,低b位表示块内地址,且c远小于m。主存与缓存地址中都用b位表示其块内字数。

任何时刻都有一些主存块处于缓存块中。CPU欲读取主存某字时,有两种可能:一种是所需要的字已在缓存中,即可直接访问Cache(CPU与Cache之间通常一次传送一个字);另一个种是所需的字不在Cache内,此时需将该字所在的主存整个次调入Cache中(Cache与主存之间是字块传送)。如果主存块已调入缓存块,则称该主存块与缓存块建立了对应关系。

 

Cache-主存地址映射

由主存地址映射到Cache地址称为地址映射。地址映射方式很多,有直接映射(固定的映射关系)、全相联映射(灵活性大映射关系)、组相联映射(上述两种映射的折中)。

 

替换策略

当新的主存块需要调入Cache并且它的可用空间位置又被占满时,需要替换掉Cache的数据,这就产生了替换策略问题。理想的替换方法是把未来很少用到的或者很久才用到的数据块替换出来,但实际上很难做到。常用的替换算法有先进先出算法、近期最少使用算法和随机法。

 

 

分享到:
评论

相关推荐

    基于FPGA的存储器实验设计报告.docx

    1.1 存储器的国外发展情况 1 1.2 存储器的国内发展情况 1 1.3 FPGA的应用与发展 1 第二章 任务和目标 3 2.1设计任务 3 2.2设计目标 3 第三章 存储器的结构及组成原理 5 3.1结构与组成 5 3.2 组成设计原理 6 第四章 ...

    存储器讲解.docx

    例4.3用一个512K×8位的Flash存储芯片组成一个4M×32位的半导体只读存储器。 试回答: (1)该存储器的数据线数。 (2)该存储器的地址线数。 (3)共需几片这科存储芯片? (4)说明每根地址线的作用。 (1)...

    存储器作业(cpu与存储器的连接)

    本压缩包包括一份存储器与CPU连接的作业,作业形式为ppt,word。另外添加了20套与存储器有关的试卷附有答案,作业内容如下:  某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1...

    NEFU计组实验3 存储器实验.rar

    NEFU2020.6.29计算机组成原理...学会存储器的写入数据操作,并能选中相应地址单元,把MDR寄存器数据写入到存储器中 掌握存储器数据端口的双向控制模式 学会设计时序电路,并利用相应的时序电路,控制存储器的读、写操作

    计算机组成原理实验报告(运算器组成、存储器).pdf

    计算机组成原理实验报告(运算器组成、存储器).pdf计算机组成原理实验报告(运算器组成、存储器).pdf计算机组成原理实验报告(运算器组成、存储器).pdf计算机组成原理实验报告(运算器组成、存储器).pdf计算机组成原理...

    计算机组成原理实验:存储器实验及仿真

    ①理解存储器的功能 ②掌握运用Proteus软件设计ROM和RAM的方法 ③掌握存储器地址空间映射的原理 ④完成指定字长的存储器电路及ROM和RAM的数据读写操作 实验设备: TD-CMA实验箱 Proteus仿真软件 实验内容(附实验...

    实验4:双端口存储器实验 ----独立方式.pdf

    实验4:双端口存储器实验 ----独立方式.pdf实验4:双端口存储器实验 ----独立方式.pdf实验4:双端口存储器实验 ----独立方式.pdf实验4:双端口存储器实验 ----独立方式.pdf实验4:双端口存储器实验 ----独立方式.pdf...

    存储器实验.rar

    设计一个8位计算机的主存储器,地址线和数据线均为8位。该主存由连个独立的存储器构成: 数据存储器DMemory,存储空间为0~127; 指令存储器IMemory,存储空间为128~255. 控制台可以手工方式向数据总线D-BUS输送8位...

    计组实验报告范文-3存储器和IO扩展实验.docx

    计组实验报告范文-3存储器和IO扩展实验.docx计组实验报告范文-3存储器和IO扩展实验.docx计组实验报告范文-3存储器和IO扩展实验.docx计组实验报告范文-3存储器和IO扩展实验.docx计组实验报告范文-3存储器和IO扩展实验...

    主存储器空间的分配和回收 操作系统实验

    主存储器空间的分配和回收 操作系统实验 一个好的计算机系统不仅要有一个足够容量的、存取速度高的、稳定可靠的主存储器,而且要能合理地分配和使用这些存储空间。当用户提出申请存储器空间时,存储管理必须根据...

    OS 课程实验 存储器管理

    张伟 实验4存储器管理 0072315 任务描述 1、动态申请一段内存,对该段内存进行“动态分区”方式的管理; 2、选择至少一种分配策略,建立相应的数据结构(如内存分配表,内存空闲表等 );分配策略有三种:首次...

    相联存储器的设计与实现.rar

    相联存储器既可按地址寻址,又可按内容(通常是某些字段)寻址,又称为按内容寻址的存储器。基本组成如图1.1所示。检索寄存器CR用来存放检索字,其位数与相连存储器的字长相等。屏蔽寄存器MR用来存放屏蔽码,其位数...

    计算机组成原理实验报告二:半导体存储器原理实验

    计算机组成原理实验报告二:半导体存储器原理实验 1. 实验目的与要求: 实验目的: 1、掌握静态存储器的工作特性及使用方法。 2、掌握半导体随机存储器怎样存储和读出数据。 实验要求: 1、实验前,要求做好实验...

    存储器实验报告

    存储器设计实验报告  设计一个能够对实验台上的存储器读写的部件,满足以下目标:  (1)一个16位的存储器地址寄存器。该寄存器在reset为低电平时清零,在 时钟clk的上升沿加1,地址寄存器在超过ox000f后下一个...

    STM32-DMA(存储器到存储器传输数据)

    使用STM32的DMA功能实现存储器到存储器的数据传输,传输正确点亮LED0,传输错误点亮LED1

    存储器管理习题4.16.docx

    1) 计算机操作系统的存储器:CPU寄存器,主存,辅存 2) 在考虑计算机存储器的设计时,必须顾及 a. 价格、容量、访问时间 b. 存取时间越快,价格越高,容量越小 3) 高速缓存:介于寄存器和存储器之间的存储器,主要...

    实验五 存储器实验报告+答案

    1.了解存储器的结构以及与CPU的连接 2.掌握存储器的结构和存储器的字位扩展方式。 3.掌握logisim实现存储器的扩展

    虚拟存储器 操作系统 模拟分页式虚拟存储管理中硬件的地址转换和缺页中断

    实验二 虚拟存储器 一. 实验内容 模拟分页式虚拟存储管理中硬件的地址转换和缺页中断,以及选择页面调度算法处理缺页中断。 二. 实验目的 在计算机系统中,为了提高主存利用率,往往把辅助存储器(如磁盘)作为主...

    FRAM铁电存储器技术资料FRAM应用设计论文资料16篇合集.zip

    FRAM铁电存储器技术资料FRAM应用设计论文资料16篇合集: 1kbit铁电存储器电路设计技术研究_张德凯.pdf FRAM存储技术进入汽车核心应用领域_Michael Hollabaugh.pdf 一款铁电存储器的电离总剂量效应研究_牛振红.pdf 几...

    存储器管理 操作系统 Java

    存储器管理,是操作系统实验,打包发布为JAR文件

Global site tag (gtag.js) - Google Analytics